io.c 2.6 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102
  1. #include "at32f403a_407.h"
  2. #include "io.h"
  3. #include "FreeRTOS.h"
  4. #include "task.h"
  5. #include "input.h"
  6. #include "output.h"
  7. #include "settings_api.h"
  8. #include <stdio.h>
  9. uint16_t input_state[DI_NUMBER]; // состояние входа
  10. uint16_t input_state_bit;
  11. //uint16_t output_state[DO_NUMBER]; // состояние входа
  12. uint16_t output_state_bit;
  13. // -------------------------------------------------------------------------- //
  14. // Текущие параметры
  15. //uint16_t input_state[DI_NUMBER]; // состояние входа
  16. uint32_t input_cnt[DI_NUMBER]; // счетчики входов
  17. //
  18. void io_port_init(void)
  19. {
  20. crm_periph_clock_enable(CRM_GPIOA_PERIPH_CLOCK, TRUE);
  21. crm_periph_clock_enable(CRM_GPIOB_PERIPH_CLOCK, TRUE);
  22. crm_periph_clock_enable(CRM_GPIOC_PERIPH_CLOCK, TRUE);
  23. crm_periph_clock_enable(CRM_GPIOD_PERIPH_CLOCK, TRUE);
  24. crm_periph_clock_enable(CRM_GPIOE_PERIPH_CLOCK, TRUE);
  25. crm_periph_clock_enable(CRM_IOMUX_PERIPH_CLOCK, TRUE);
  26. crm_periph_clock_enable(CRM_PWC_PERIPH_CLOCK, TRUE);
  27. crm_periph_clock_enable(CRM_BPR_PERIPH_CLOCK, TRUE);
  28. pwc_battery_powered_domain_access(TRUE);
  29. io_tim_init();
  30. }
  31. //
  32. void io_init(void)
  33. {
  34. for (int i = 0; i < DI_NUMBER; i++)
  35. {
  36. in_init(&inputs[i]);
  37. }
  38. output_state_bit = settings.do_bits;
  39. for (int i = 0; i < DO_NUMBER; i++)
  40. {
  41. out_gpio_init(&outputs[i], i);
  42. load_sens_init(&load_sens[i]);
  43. }
  44. }
  45. // Таймер для антидребезга
  46. void io_tim_init(void)
  47. {
  48. crm_clocks_freq_type crm_clocks_freq_struct = {0};
  49. crm_clocks_freq_get(&crm_clocks_freq_struct);
  50. nvic_irq_disable(TMR8_BRK_TMR12_IRQn);
  51. crm_periph_clock_enable(CRM_TMR12_PERIPH_CLOCK, TRUE);
  52. // 1 Hz
  53. tmr_base_init(TMR12, 9, (crm_clocks_freq_struct.ahb_freq / 10000) - 1);
  54. tmr_cnt_dir_set(TMR12, TMR_COUNT_UP);
  55. NVIC_ClearPendingIRQ(TMR8_BRK_TMR12_IRQn);
  56. nvic_irq_enable(TMR8_BRK_TMR12_IRQn, 5, 0);
  57. tmr_flag_clear(TMR12, TMR_OVF_FLAG);
  58. tmr_interrupt_enable(TMR12, TMR_OVF_INT, TRUE);
  59. tmr_counter_value_set(TMR12, 0);
  60. tmr_counter_enable(TMR12, TRUE);
  61. }
  62. void TMR8_BRK_TMR12_IRQHandler(void)
  63. {
  64. //static int i = 0;
  65. //static int cnt = 0;
  66. if(tmr_flag_get(TMR12, TMR_OVF_FLAG) != RESET)
  67. {
  68. tmr_flag_clear(TMR12, TMR_OVF_FLAG);
  69. debounce();
  70. #if 0
  71. if (i++ == 1000) {
  72. i = 0;
  73. cnt++;
  74. printf("CNT: %u\r\n");
  75. }
  76. #endif
  77. }
  78. }